1樓:沈偉棟
d觸發器的邏輯功
e69da5e887aa62616964757a686964616f31333431356663能:qn+1=d。
d觸發器是一個具有記憶功能的,具有兩個穩定狀態的資訊儲存器件,是構成多種時序電路的最基本邏輯單元,也是數字邏輯電路中一種重要的單元電路。
在數字系統和計算機中有著廣泛的應用。觸發器具有兩個穩定狀態,即"0"和"1",在一定的外界訊號作用下,可以從一個穩定狀態翻轉到另一個穩定狀態。
觸發器有整合觸發器和閘電路組成的觸發器。觸發方式有電平觸發和邊沿觸發兩種,前者在cp(時鐘脈衝)=1時即可觸發,後者多在cp的前沿(正跳變0→1)觸發。
d觸發器的次態取決於觸發前d端的狀態,即次態=d。因此,它具有置0、置1兩種功能。
對於邊沿d觸發器,由於在cp=1期間電路具有維持阻塞作用,所以在cp=1期間,d端的資料狀態變化,不會影響觸發器的輸出狀態。
d觸發器應用很廣,可用做數字訊號的寄存,移位寄存,分頻和波形發生器等等。
擴充套件資料
d觸發器由4個與非門組成,其中g1和g2構成基本rs觸發器。電平觸發的主從觸發器工作時,必須在正跳沿前加入輸入訊號。如果在cp高電平期間輸入端出現干擾訊號,那麼就有可能使觸發器的狀態出錯。
而邊沿觸發器允許在cp觸發沿來到前一瞬間加入輸入訊號。
這樣,輸入端受干擾的時間大大縮短,受干擾的可能性就降低了。邊沿d觸發器也稱為維持-阻塞邊沿d觸發器。邊沿d觸發器可由兩個d觸發器串聯而成,但第一個d觸發器的cp需要用非門反向。
2樓:貓小姐婷
實驗2 觸發器
邏輯功能測試
一、實驗目的
1、掌握基本rs 觸發器、專d 觸發器、j k觸發器的邏輯功能和狀態屬變化特點。 2、掌握基本rs 觸發器、d 觸發器、j k觸發器邏輯功能測試方法。 3、熟悉不同邏輯功能觸發器相互轉換的方法。
二、實驗儀器及器件
1、實驗儀器
(1) tpe-d6ⅲ型數位電路學習機 (2) vp5220a 型雙蹤示波器 (3) 數字萬用表 2、器件
(1) 74ls00 四2輸入與非門 1片 (2) 74ls74 雙d 觸發器 1片 (3) 74ls112 雙jk 觸發器 1 片
三、實驗器件的邏輯功能
表2-0 給出了本實驗所用的基本rs 觸發器、維持阻塞d 觸發器、負邊沿jk 觸發器的邏輯功能、觸發方式及動作特點等相關知識。
表2-0 基本rs 觸發器、維持阻塞d 觸發器、負邊沿jk 觸發器的邏輯功能、觸發方式及動作特點
d觸發器74ls74d的pr clr表示什麼,怎麼用?
3樓:比不比不比
雙d觸發器74ls74d,其pr埠是bai反置位,即當dupr=0,置位,輸出zhiq為1。daoclr埠為反覆回位,即當clr=0,復位,輸出q為0。二者都是低電平答有效,而且優先順序最高,不需等待cp訊號,直接置位或復位。
因此,正常使用時需要將pr和clr位置接入高電平(5v),如圖所示:
給74ls74d中兩個d觸發器的pr1、clr1和pr2、clr2都接入高電平,才可以正常使用d觸發器的功能。
當需要使用置位功能時,直接給pr1、pr2接入低電平(0v)即可。
當需要使用復位功能時,直接給clr1、clr2接入低電平(0v)即可。
4樓:匿名使用者
pr=0是置
bai位,即q=1,clr=0是復位,q=0。網上說du的錯的,網zhi上內容dao可以做參考,但很多時候有
這個觸發器電路波形圖怎麼畫,數字邏輯 d觸發器 波形圖怎麼畫呀
這是一bai個真實的電路圖,du要考慮訊號輸入到觸發器輸zhi出的延時時間。dao 時鐘同時載入在回兩個觸發器上,時答鐘的有效時刻是一致的,第一個觸發器輸出改變時,第二個觸發器的觸發有效時刻已經過去,所以訊號傳遞要推遲一個時鐘週期。根據以下觸發器的性質畫波形圖 j 1,k 0時,qn 1 1 j 0...
D觸發器構成移位暫存器,如何設定初始狀態
在第三個d觸發的置位腳接一個自動復位電路 你可以參考一下8051的自動復位電路,8051是高電平復位,就那樣接 如果是要低電平復位,就把電容和電阻的位置反過來就可以了 在三個觸發器的輸入端分別接地,接電源正,然後置位 74hc74如何設定d觸發器的初始狀態?74hc74是雙d觸發器。有預置端和清除端...
請用D觸發器構成三位二進位制減法計數器,寫出實驗原理。可
按照邏輯電路設計可以弄出來,三位二進位制可以設為001 010 011,或其他情況,這三個d觸發器的輸出可以設為q1 q2 q3,設一個a的資料輸入端,一個輸出量y,畫出狀態圖 真值表 再根據卡羅圖求出q1 q2 q3的輸出表示式,再根據d的特徵方程q n 1 d化簡,一步步來就可以得出原理表示式,...