1樓:匿名使用者
這麼簡單的設計:
步驟:1.寫出真值表:(輸入a、b、c 輸出:f)2.根據真值表畫卡諾圖得出最簡表示式:
f=ab+bc+ac
3.把最簡表示式化簡成與非-與非式:
f= [(ab的非)與(bc的非)與(ac的非)] 的非4.根據以上與非-與非表示式畫圖。
用與非門設計一個三人表決器電路
2樓:cunzhan高中資料
y=ab+bc+ca
a b c f a b c 3人 ,du0=反對zhi,1=贊成dao;專
1 0 0 0 0 輸出f,0=不通過屬,1=通過, f=第4,6,7和8項 ;
2 0 0 1 0 f= a'bc+ab'c+abc'+abc;
3 0 1 0 0 = bc(a'+a)+ac(b+b')+ab(c+c');
4 0 1 1 1 =bc+ac+ab;
5 1 0 0 0 = [(bc)'(ac)']'+ab;
6 1 0 1 1 = [ ' (ab)']';
7 1 1 0 1 = [(bc)'(ac)'(ab)']' 。
8 1 1 1 1
3樓:小文
y = ab + ac + bc
與非門(英語:nand gate)是數位電路的一種基本邏輯電路。若當輸入均為高電平(1),則內輸出為低電平(0);若輸入中容至少有一個為低電平(0),則輸出為高電平(1)。
與非門可以看作是與門和非門的疊加。
與非門是與門和非門的結合,先進行與運算,再進行非運算。與非運算輸入要求有兩個,如果輸入都用0和1表示的話,那麼與運算的結果就是這兩個數的乘積。如1和1(兩端都有訊號),則輸出為0;1和0,則輸出為1;0和0,則輸出為1。
與非門的結果就是對兩個輸入訊號先進行與運算,再對此與運算結果進行非運算的結果。簡單說,與非與非,就是先與後非。
4樓:黑豹
y = ab + ac + bc
13. 用與非門設計四變數的多數表決電路。當輸入變數a、b、c、d有3個或3個以上為1時輸出為1,輸入為其它狀 10
5樓:匿名使用者
附圖的電路可以實現樓主的目的。
前四個3輸入與非門分別與不同組合的三個開關接通,當所有的開關不合上時,與非門輸入端全部被下拉電阻置0。這四個3輸入與非門都輸出1,則後一個4輸入與非門輸出0。
當任意一個3輸入與非門的開關被全部接通(有3票同意),則該與非門的輸入腳全部置1,它將輸出0,這樣後一個4輸入與非門的其中一個輸入腳0電位,則輸出為1,達到樓主設定的目的。
用與非門設計一個三變數的表決器
6樓:資傲柔蘭祺
真值bai
表abcdresult
00000
00010
00100
00110
01000
01010
01100
01111
10000
10010
10100
10111
11000
11011
11101
11111
卡諾du圖
cd00011110
ab000000
010010
110111
100010
把1圈出來
result=abc+abd+acd+bcd化成zhi與dao非形式,版或者直接圈權0
7樓:太陽相隨
多人通過就是又兩個人以上通過,所以
y=ab+bc+ca
=/取/a和/b與非,結果和c與非,結果再與a和b與非的結果與非。
8樓:黑暗哲學家
真值表:
a b c y
0 0 0 0
0 0 1 0
0 1 0 0
0 1 1 1
1 0 0 0
1 0 1 1
1 1 0 1
1 1 1 1
卡諾圖:
a\bc 00 01 11 10
0 0 0 0 1
1 0 1 1 1
_y = bc + ac
______
== bc·ac
與非閘電路圖
a62616964757a686964616fe58685e5aeb931333236356634
|& | |
1 |&b
數位電路:試用與非門實現三變數多數表決器,得出其邏輯表示式。
9樓:無畏無知者
三變數 a、b、c,當其中2個及以上的變數=1,就代表多數,則 f = ab+ac+bc;
因採用與非門,則 f= [(ab)'(ac)'(bc)' ] ';
即,用三個回2輸入與非門接入三個變數,
答然後再將其輸出端連線到一個3輸入與非門即可;
設計一個a.b.c三人表決電路,當表決某個方案時,多數人同意,方案通過,同時b具有否決權. 1.
10樓:無畏無知者
f=b*(a+c);
2、3問,列出真值表就清楚了;
現在解決1問題:
a+c=(a' * c' )專' ------ 』 表示 非 邏輯
f=b*(a+c) = 『 。
11樓:因蜜尋花
b:的設計線路為亞確的!
用與非門設計一個四變數多數表決電路 急求。 5
12樓:匿名使用者
1.確定輸入du、輸出變數
①輸入變數:
a、zhib、c、d ―――→ 四名評判員dao ②輸出回變數: f ―――→ 燈
③用正邏答輯表示:a=1,表示同意,a=0表示判不同意; b=1,表示同意,b=0表示判不同意; c=1,表示同意,c=0表示判不同意。
d=1,表示同意,c=0表示判不同意。
f=1,表示燈亮,f=0表示燈不亮。 2、列出真值表3、函式式
_ _ _ _
f=abcd+abcd+abcd+abcd+abcd4畫圖
13樓:love藝顏
(1)真值表
abcd f
0000 0
0001 0
0010 0
0011 0
0100 0
0101 0
0110 0
0111 1
1000 0
1001 0
1010 0
1011 1
1100 0
1101 1
1110 1
1111 1
(2)邏輯du函式
f=abcd+abcd'+abc'd+ab'cd+a'bcd=abc+abd+acd+bcd
(3)與非zhi形式dao
f=[(
專abc)'(abd)'(acd)'(bcd)']'={屬[ab(c'd')']'[cd(a'b')']'}』(4)
14樓:匿名使用者
最後那個框裡應該是≥1吧
如何用與非門設計一個四變數多數表決電路?
15樓:love藝顏
(1)真值表
abcd f
0000 0
0001 0
0010 0
0011 0
0100 0
0101 0
0110 0
0111 1
1000 0
1001 0
1010 0
1011 1
1100 0
1101 1
1110 1
1111 1
(2)邏輯函式
f=abcd+abcd'+abc'd+ab'cd+a'bcd=abc+abd+acd+bcd
(3)與非形式
f=[(abc)'(abd)'(acd)'(bcd)']'={[ab(c'd')']'[cd(a'b')']'}』(4)
數位電路問題,數位電路問題,望高手指點,
你的真值表沒有問題 只是最後si ci沒用紅筆。si是本位ai bi ci的本位運算結果,ai bi ci奇數 1 為1,ci是本位產生的向上位進位,ai bi ci為10或11顯示ci為1。數位電路問題,望高手指點,3.ab 二進位制計數器 a 每經一級觸發器,輸出脈衝的頻率降低一倍b 每輸入一個...
試用與非門設計有輸入端和輸出端的組合邏輯電路,其
解 根據邏輯要求,可設三個輸入端分別為a,b,c輸出為y,三個輸入端有偶數為1時,電路輸出為1,否則為0.試用與非門設計一個有三個輸入端,一個輸出端的組合邏輯電路,其功能是輸入的三個數碼中有奇數個1時 1 據題設三個輸入量 a b c 一個輸出量 y 當a b c為奇數1時,y 1 注 由於變數不多...
「數字邏輯」電路設計題,設計組合邏輯電路
採用這個晶片就可以了 第二題看不明白,輸入 000 顯示 a 輸入001 顯示 b 數碼管管腳?輸入bai 輸出du a2 b2 a1 b1 za2 b2 x 0a2b1 0 a2 b2 a1 zhib1 1 daoz 0 a2 b2 a2 b2 a1 b1 z 1 a2 設計一個組合邏輯電路 5 ...