1樓:馬石莊
邏輯電源電壓是計算出來的電源電壓,耐凱不是實際的電源電壓。它悄塌和實際的電源電壓是有一定的差距的。
比如,乙個電廠設計的發電量是邏輯啟畝圓發電量,而實際的發電量可能與設計的發電量不完全一致。
2樓:泡影果果
邏輯電源電壓:
1:輸入高電平(vih):保證邏輯閘的輸入為高電平時所允許的最小前此羨輸入高電平,當輸入電平高於vih時,則認為輸入電平為高電平。
2:輸入低電平(vil):保證邏輯閘的輸入為低電平時所允許的最大輸入低電平,當輸入電平低於vil時,則認為輸入電平為低電平。
3:輸出高電平(voh):保證邏輯閘的輸出為高電平時的輸出電平的最小值,邏輯閘的輸出為高電平時的電平值都必須大於此voh。
4:輸出低電平(vol):保證邏輯閘的輸出為低電平時的輸出電平的最大值,邏輯閘的輸出為低電平時的電平值都必須小於此vol。
5:閾值電平(vt):數位電路晶元都存在乙個閾值電平,就是電路剛剛勉強能翻轉動作時的電平。
它是乙個界於vil、vih之間的電壓值,對於cmos電路的閾值電平,基本上是二分之一的電源電壓值,但要保證穩定的輸出,則必須要求輸入高電平》 vih,輸入低電平 vih > vt > vil > vol。
6:ioh:邏輯閘輸出為高電平時的負載電流(為拉電流)。
7:iol:邏輯閘輸出為低電平時的負載電流(為灌電流)。
8:iih:邏輯閘輸入為高電平時的電流(為灌電流)。
9:iil:邏輯閘輸入為低電平時的電流(為拉電流慧拍)。
閘電路輸出極在整合單元內不接負載電阻而直接引出作為輸出端,這種形式的門稱為開路門。開路的ttl、cmos、ecl門分別稱為集電極開路(oc)、漏極開路(扒穗od)、發射極開路(oe),使用時應審查是否接上拉電阻(oc、od門)或下拉電阻(oe門),以及電阻阻值是否合適。
邏輯電路的意思?
3樓:瀕危物種
注音 ㄌㄨ搏運ㄛˊ 一ˊ ㄉ一ㄢˋ
拼音 luó jí diàn lù
基本釋義實現數字訊號邏輯運算和操作的電路。分組合邏輯電路和基或梁時序邏輯電路。前者的邏輯功能與時間無關,即不具記憶和儲存功能,後者的操作按時間程式進行。
由於只分高、低電平,抗干擾力強,精度和保密性佳。廣泛應用於計算機、數字控制、通訊、自動團空化和儀表等方面。
什麼是邏輯電路?
4樓:匿名使用者
邏輯電路是一種離散訊號的傳遞和處理,以二進位為原理、實現數碼訊號邏輯運算和操作的電路。分組合邏輯電路和時序邏輯電路。前者由最基本的「與門」電路、「或門」電路和「非門」電路組成,其輸出值僅依賴於其輸入變數的當前值,與輸入變數的過去值無關—即不具記憶和儲存功能;後者也由上述基本邏輯閘電路組成,但存在反饋迴路—它的輸出值不僅依賴於輸入變數的當前值,也依賴於輸入變數的過去值。
由於只分高、低電平,抗干擾力強,精度和保密性佳。廣泛應用於計算機、數字控制、通訊、自動化和儀表等方面。最基本的有與電路、或電路和非電路。
5樓:秦魂始皇
邏輯電路是指完成邏輯運算的電路。這種電路,一般有若干個輸入端和乙個 或幾個輸出端,當輸入訊號之間滿足某一特定邏輯關係時,電路就開通,有輸 出;否則,電路就關閉無輸出。所以,這種電路又叫邏輯閘電路,簡稱閘電路。
組合邏輯電路與時序邏輯電路的區別有哪些
時序電路具有記憶功能。時序電路的輸出不僅取決於當時的輸入值,而且還與電路過去的狀態有關。組合邏輯電路任意時刻的輸出僅僅取決於該時刻的輸入,與電路原來的狀態無關。組合邏輯電路是輸出只與當前的輸入有關,而時序邏輯電路的輸出不僅與當前的輸入有關還與電路以前的狀態有關。也就是說時序邏輯電路有記憶功能的元件,...
分析組合邏輯電路 寫出電路輸出函式L的邏輯表示式。這題怎麼做
y a b c a b b a b c a b b b a c 1 a b b a b a b ab 二輸入端與非門 分析組合邏輯電路 寫出電路輸出的函式l的邏輯表示式 5 l abc a abc b abc c abc a b c 從上式可看出,這是個三輸入異或門 三個輸入相同時 都是0或都是1 ...
判斷題「由邏輯閘構成的電路是組合邏輯電路」這句話是對是錯
錯。時序電路也是由閘電路構成。組合電路 輸出狀態只與當前的輸入狀態有關,與電路原來的狀態無關,即電路沒有記憶功能,輸出狀態隨著輸入狀態的變化而變化。錯,應該說不含儲存單元的電路是組合邏輯電路。觸發器是由閘電路構成的,為什麼不是組合邏輯電路?你將觸發器用基本bai閘電路畫出來,仔du細觀zhi察會發現...