用74LS138設計譯碼電路,分別選4片2864,列出各

2021-04-18 17:45:26 字數 1425 閱讀 3148

1樓:anyway中國

2864的定址範圍是來0~8192,74ls138是三八源線譯碼器,分選4片2864,若取前4位譯碼輸出,個晶片的地址空間(假設偏移地址為0x0000)為:

0x0000~0x1fff;

0x2000~0x3fff;

0x4000~0x5fff;

0x6000~0x7fff。

2樓:電機團團長

138可以驅動8片!

用74ls138設計譯碼電路,分別選中4片2764和2片6264

3樓:匿名使用者

連線復,以地址線

選通方制式為例

74ls138的g1接高電平,g2a和g2b接地16位地址線的最高三位a13,a14,a15分別接74ls138的選擇輸入a,b,c

74ls138的y1接第一片6264的ce1(20腳),6264的ce2(26腳)接高電平

74ls138的y2接第二片6264的ce1(20腳),6264的ce2(26腳)接高電平

74ls138的y3接第一片2764的ce(20腳)74ls138的y4接第二片2764的ce(20腳)74ls138的y5接第三片2764的ce(20腳)74ls138的y6接第四片2764的ce(20腳)6個晶片儲存單元地址(16進位制)

第一片6264,h2000-h3fff

第二片6264,h4000-h5fff

第一片2764,h6000-h7fff

第二片2764,h8000-h9fff

第三片2764,ha000-hbfff

第四片2764,hc000-hdfff

也可以用非地址線選通方式,連線容易,處理地址空間也簡單。

74ls138譯碼器的所有譯碼輸出引腳對應的地址範圍

4樓:匿名使用者

74ls138是3/8線譯碼器,即對3位二進位制輸入數碼進行譯碼,得到8個輸出狀態。

g1,g2a,g2b,為使能端,g1高電

平有效專,g2a,g2b低電屬平有效。a,b,c為譯碼訊號輸入端,y0~y7為譯碼輸出端,低電平有效。

一般是將多出的地址線做為使能端的輸入訊號,用138的輸出端接後級ic片選控制端,譯碼輸出對應的地址範圍要結合周圍電路來看。

利用89c51擴充套件3片2732,採用74ls138做地址譯碼。畫出電路圖及確定每片的地址空間範圍。

5樓:匿名使用者

你是實際應用,還是為了熟悉「擴充套件」?

如果是實際應用,還是選stc系列帶有片記憶體儲器的晶片吧,線路簡單,擦寫方便。

6樓:匿名使用者

不用問,肯定又是為了完成老師的作業吧,這種設計現在實在是沒有什麼應用意義了,而佈置這種作業也實屬無用。

用74ls138設計全加器,用74ls138設計一個全加器

首先得弄清楚全加器的原理,你這裡說的應該是設計1位的全加器。全加器有3個輸入端 a,b,ci 有2個輸出端 s,co.與3 8譯碼器比較,3 8譯碼器有3個資料輸入端 a,b,c 3個使能端 8個輸出端,out 0 7 這裡可以把3 8譯碼器的3個資料輸入端當做全加器的3個輸入端,即3 8譯碼器的輸...

74LS74LS283功能是什麼

74ls42的功能是 十進位制譯碼器 74ls283的功能是 四位二進位制超前進位全加器。譯碼器 decoder 是一類多輸入多輸出組合邏輯電路器件,其可以分為 變數譯碼和顯示譯碼兩類。變數譯碼器一般是一種較少輸入變為較多輸出的器件,常見的有n線 2 n線譯碼和8421bcd碼譯碼兩類 顯示譯碼器用...

測試D觸發器的邏輯功能(74LS74)

d觸發器的邏輯功 e69da5e887aa62616964757a686964616f31333431356663能 qn 1 d。d觸發器是一個具有記憶功能的,具有兩個穩定狀態的資訊儲存器件,是構成多種時序電路的最基本邏輯單元,也是數字邏輯電路中一種重要的單元電路。在數字系統和計算機中有著廣泛的應...